| 单指令单数据流系统 | SISD | single instruction single data | 即传统冯诺依曼结构 |
| 单指令多数据流系统 | SIMD | single instruction multiple data | 阵列处理器和向量处理器系统 |
| 多指令单数据流系统 | MISD | multiple instruction single data | 不存在 |
| 多指令多数据流系统 | MIMD | multiple instruction multiple data | 多处理器和多计算机系统 |
| 地址寄存器 | MAR | Memory Address Register | 位数对应存储单元个数 |
| 数据寄存器 | MDR | Memory Data Register | 位数对应存储字长,等于PC位数 |
| 算数逻辑单元 | ALU | Arithmetic and Logical Unit | 运算器核心 |
| 累加器 | ACC | Accumulator | |
| 乘商寄存器 | MQ | Multiple-Quotient Register | |
| 操作数寄存器 | X | | |
| 变址寄存器 | IX | | |
| 基址寄存器 | BR | Base Register | |
| 程序状态寄存器 | PSW | Program Status Word | 标志寄存器 |
| 程序计数器 | PC | Program Counter | 存放下一条指令的地址,与MAR有直接通路 |
| 指令计数器 | IR | Instruction Register | 当前指令,内容来自MDR |
| 控制单元 | CU | Control Unit | 存放操作码OP |
| 中央处理器 | CPU | Central Processing Unit | 运算器+控制器 |
| 通用寄存器组 | GPRs | General Purpose Registers | |
| 操作系统 | OS | Operating System | 系统软件 |
| 数据库管理系统 | DBMS | Database Management System | 系统软件 |
| 数据库系统 | DBS | Database System | 不是系统软件 |
| CPI | Clock cycle Per Instruction | 执行一条指令所需要的时钟周期数 |
| MIPS | Million Instruction Per Second | 每秒执行多少百万条指令 |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |
| | | |