DDR全称:Double data rate,顾名思义为双倍数据速率。所谓的双倍数据速率传输,是由于时钟周期存在两个数据的传输,分别在上升沿和下降沿上,因此总线传输速率为输入时钟频率的两倍。
DDR3L和DDR3的区别在于工作电压,DDR3L工作电压1.35V,性能相对于DDR3较差一些,但更省电。DDR3的工作电压为1.5V,性能比DDR3L更优。
DDR管脚分为: 一、控制线 (1)ODT:片上终端使能,在fly by拓扑结构上需要接终端匹配电阻,在T型拓扑结构上不需要接终端匹配电阻。 (2)ZQ:参考电压,一般是供电电压的一半。 (3)RESET:芯片复位 (4)CKE:时钟使能 (5)CK\CK#:时钟信号线 (6)CS#:片选信号 (7)RAS#:行地址选通信号 (8)CAS#:列地址选通信号 (9)WE#:写使能信号 二、地址线 (1)A[14:0]:假设行地址为A0-A14,列地址为A0-A9,bank数由2^3个,则因为行列复用,故1各bank的存储大小为2^15*2^10,因为16位有2个Byte,故内存大小位2^15*2^10*2*2^3=512M 三、Bank BA[2:0]表示8个bank区域 四、数据线(一组数据11根线) (1)DQ[15:0]:即16位的DDR (2)LDQS/LDQS#:低位数据选通引脚 (3)UDQS/UDQS#:高位数据选通引脚 (4)LDM/UDM:数据屏蔽引脚
DQ表示数据位,96PIN是16位,78PIN是12位。DQ数据位一般都分为两组,有高位数据位和低位数据位之分,即DQ[15:8]和DQ[7:0]。
拓展一:DDR带宽计算:以频率1066的16位DDR3为例,内存带宽=(1066/8)*16位*8=2132Mbps。其中1066/8指的是DDR3实际的核心频率,由于1个位等于8个字节,所以需要*8。 拓展二:4片以内的DDR一般采用T型拓扑,且使用4片时,采用两两镜像正反贴的布局。4片以上采用fly-by拓扑结构。数据线等长需要25mil以内,地址线和控制线等长在100mil以内
|