| |
|
开发:
C++知识库
Java知识库
JavaScript
Python
PHP知识库
人工智能
区块链
大数据
移动开发
嵌入式
开发工具
数据结构与算法
开发测试
游戏开发
网络协议
系统运维
教程: HTML教程 CSS教程 JavaScript教程 Go语言教程 JQuery教程 VUE教程 VUE3教程 Bootstrap教程 SQL数据库教程 C语言教程 C++教程 Java教程 Python教程 Python3教程 C#教程 数码: 电脑 笔记本 显卡 显示器 固态硬盘 硬盘 耳机 手机 iphone vivo oppo 小米 华为 单反 装机 图拉丁 |
-> 嵌入式 -> 【CPRI】(1)CPRI基本概念和相关术语 -> 正文阅读 |
|
[嵌入式]【CPRI】(1)CPRI基本概念和相关术语 |
从今天开始,学习CPRI 、 eCPRI。 学无止境。——鲁迅。 目录 一、CPRI基础概念????????通用公共无线接口(CPRI)联盟是一个工业合作组织,致力于从事无线基站内部无线设备控制中心(简称?REC)及无线设备(简称?RE)之间主要接口规范的制定工作。如下图所示: ?发起成立 CPRI 组织的公司包括:爱立信、华为、NEC、北电网络及西门子公司。 目的: ????????使 CPRI 规范灵活有效地对无线基站进行产品划分,独立地发展无线设备控制中心(简称REC)及无线设备(简称 RE)技术。 范围: ????????规范中包括传输、连通和控制这些所必需的要素。具体来说是,用户平台数据以及控制和管理平台传输机制和同步平台机制。 重点放在硬件依赖层(物理层和数据链路层)。这样能够保证在有限的硬件适应需要下进行独立的技术发展(在接口的两端)。此外,根据功能的产品划分、管理和特性是没有限制的。 随着对物理层(Layer 1)和数据链路层(Layer 2)清晰的认识,CPRI 规范的范围重新被限制在仅仅是基本的点对点的链路接口。这样的链路拥有简单而充分的使用任意给定的 REC/RE拓扑网络所必需的所有特点,包括多无线设备之间的直接互相联络。 CPRI 规范中没有涉及纠错技术,然而,支持纠错尤其是提供纠错物理交互(例如:rings)的系统结构所需要的所有特征都有详细说明。 规范体系如下:
二、相关术语子系统(subsystems) ????????无线基站由两个基本的子系统(无线设备控制中心REC和无线设备RE)组成。。 节点(node) ????????当提及 REC 和 RE 任意一方时,REC和RE子系统也被称为节点。无线基站系统可以包括两个或两个以上的节点(一个REC和一个或几个RE)。 协议层(Protocol layers) ????????分物理层(层 1)和数据链路层(层 2)。 ????????物理层(Layer 1):
数据链路层(Layer 2):
协议数据平台(Protocol data planes) ????????以下数据流可以识别: ????????控制平台:用于调用进程的控制数据流。 ????????管理平台:对 CPRI 链路和 RE 操作、管理和维护的管理信息。 ????????用户平台:基站和移动设备之间传输的 IQ 数据模式的数据。 ????????同步平台:REC 和 RE 之间传输的同步和定时信息的数据流。 ????????控制平台和管理平台被映射到下面将介绍的控制和管理平台业务访问点SAP-CM。 用户平台数据(User plane data) ????????用户平台数据以 IQ 数据模式传输。多个 IQ 数据流共用一个 CPRI 链路。每个 IQ 数据流对应一个天线载波的数据,称为 AxC。 天线载波(Antenna-carrier) ????????一个天线载波承载大量的数字基带(IQ)用户平台的必要数据,这些数据通过一个在天线的独立分枝上的 UTRA-FDD 载波接收或传送。 天线载波容器(AxC Container) ????????包含天线载波对一个 UMTS 码片所持续的时间的 IQ 采样。 ?业务访问点(Servic Access Points) SAP ????????各种协议数据平台的 2 层业务访问点主要用于性能评估,分为控制和管理平台业务访问点 SAP-CM、同步平台业务访问点 SAP-S、用户数据业务访问点 SAP-IQ。每一个链路主要成分定义一 个业务访问点。 链路(link) ????????用于表示直接连接节点(REC 和 RE 之间或两个 RE 之间)的两个端口之间的双向接口,在 每个方向用独立的传输线。一个工作链路包括主端口、双向电缆、从端口。 ????????该规范定义的工作链路是主/从链路。主/主链路和从/从链路是不允许的。 被动链路(Passive Link) ????????一个被动链路不支持任何控制管理信道,也就是说,它只承载 IQ 数据和同步信息。它可以 用于容量扩展或纠错目的。 跳(hop) ????????直接连接节点间的所有链路称为跳。一跳可以在 REC和RE之间也可以在两个 RE 之间。 多跳连接(Multi-hop connection) ????????由一组从REC到RE或RE之间的持续的跳组成。 逻辑连接(Logical connection) ????????逻辑连接定义了属于某个 REC 端口的 SAP(例如 SAPCM)和属于某个 RE 端口的 SAP(例如SAPCM)之间的连接,并建立了REC及其某个RE之间的一跳或多跳的连接。按 C&M 数据、用户数据、同步数据分类。 主端口(Master port)和从端口(Slave Port) ????????链路连接的两个不同功能和角色的端口,分别为主端口和从端口。延续 CPRI v1 里固有的定义,主端口在 REC 中,从端口在 RE 中。主/从角色的划分是准确地根据下面一套接口流:
????????这样的定义允许对 CPRI? v1 规范的主要特点在 CPRI v2 范围内的重新使用,比如:每一个 链路必须有一个终端作为主端口、一个终端作为从端口。 ????????REC 的端口总是主端口,RE 至少有一个从端口并且可以任意指定其他端口为主端口或从端口。 ????????在正常条件下,一个链路总是有一个主端口和一个从端口。两个主端口或两个从端口连接到 一起是不正常的情况,因此,不在本规范介绍范围内。 下行(downlink) ????????从 REC到RE的逻辑连接和从主端口到从端口的链路方向称为下行。 上行(uplink) ????????从 RE到REC的逻辑连接和从从端口到主端口的链路方向称为上行。 下图是各基本定义的示意图。 |
|
嵌入式 最新文章 |
基于高精度单片机开发红外测温仪方案 |
89C51单片机与DAC0832 |
基于51单片机宠物自动投料喂食器控制系统仿 |
《痞子衡嵌入式半月刊》 第 68 期 |
多思计组实验实验七 简单模型机实验 |
CSC7720 |
启明智显分享| ESP32学习笔记参考--PWM(脉冲 |
STM32初探 |
STM32 总结 |
【STM32】CubeMX例程四---定时器中断(附工 |
|
上一篇文章 下一篇文章 查看所有文章 |
|
开发:
C++知识库
Java知识库
JavaScript
Python
PHP知识库
人工智能
区块链
大数据
移动开发
嵌入式
开发工具
数据结构与算法
开发测试
游戏开发
网络协议
系统运维
教程: HTML教程 CSS教程 JavaScript教程 Go语言教程 JQuery教程 VUE教程 VUE3教程 Bootstrap教程 SQL数据库教程 C语言教程 C++教程 Java教程 Python教程 Python3教程 C#教程 数码: 电脑 笔记本 显卡 显示器 固态硬盘 硬盘 耳机 手机 iphone vivo oppo 小米 华为 单反 装机 图拉丁 |
360图书馆 购物 三丰科技 阅读网 日历 万年历 2024年11日历 | -2024/11/26 4:26:49- |
|
网站联系: qq:121756557 email:121756557@qq.com IT数码 |