| |
|
开发:
C++知识库
Java知识库
JavaScript
Python
PHP知识库
人工智能
区块链
大数据
移动开发
嵌入式
开发工具
数据结构与算法
开发测试
游戏开发
网络协议
系统运维
教程: HTML教程 CSS教程 JavaScript教程 Go语言教程 JQuery教程 VUE教程 VUE3教程 Bootstrap教程 SQL数据库教程 C语言教程 C++教程 Java教程 Python教程 Python3教程 C#教程 数码: 电脑 笔记本 显卡 显示器 固态硬盘 硬盘 耳机 手机 iphone vivo oppo 小米 华为 单反 装机 图拉丁 |
-> 网络协议 -> 关于Radiant软件下Crosslink-NX物理层IP核MIPI_DPHY无法产生正确的非连续时钟时序的BUG修复办法 -> 正文阅读 |
|
[网络协议]关于Radiant软件下Crosslink-NX物理层IP核MIPI_DPHY无法产生正确的非连续时钟时序的BUG修复办法 |
作者:Hello,Panda 一、问题描述:(1)器件:Lattice Crosslink-NX LIFCL-40-7MG121I ; (2)软件:Radiant 3.1; (3)MIPI_DPHY IP核版本:1.4.0; (4)IP核的配置:1-lane MIPI发送,无CIL,非连续时钟模式,见下图。 ??? 存在的问题是:MIPI CSI层控制以下信号无法产生正确的非连续时钟发送时序。 hs_tx_en_i, hs_tx_data_i, hs_tx_data_en_i, lp_tx_data_p_i, lp_tx_data_n_i, lp_tx_data_en_i, lp_tx_clk_p_i, lp_tx_clk_n_i。 二、问题查找对封装的模块逐层追踪发现,DPHY原语里面,时钟HS_TX的使能信号直接接到了hs_tx_en_i, 时钟的LP_TX使能信号接到lp_tx_en_i,但是这个lp_tx_en_i在顶层例化的时候却直接赋值为“0”,这就导致在非连续时钟模式下,CLK通道无法发出LP状态信号。 配置为非连续时钟并操控IP核引出的控制接口,实际得到的波形如下,时钟通道的LP状态为高阻,没有LP11->LP01->LP00->HS的状态变化过程: 三、解决办法将Radiant软件自动生成的只读IP Verilog文件复制出来,重新命名,将需要的lp_tx_en_i引出给CSI层控制用于产生正确的LP信号。 hs_tx_en_i可以用来控制产生HS时钟,hs_tx_en_i和hs_tx_data_en_i相与可以使能HS数据发送。为了便于直观操作,也可以将UCENCK单独引出hs_tx_clk_en_i进行控制。 将复制并修改好的文件添加进去,写好正确的控制逻辑,并删除掉IP生成的文件,可以得到如下图所示的正确时序。 |
|
网络协议 最新文章 |
使用Easyswoole 搭建简单的Websoket服务 |
常见的数据通信方式有哪些? |
Openssl 1024bit RSA算法---公私钥获取和处 |
HTTPS协议的密钥交换流程 |
《小白WEB安全入门》03. 漏洞篇 |
HttpRunner4.x 安装与使用 |
2021-07-04 |
手写RPC学习笔记 |
K8S高可用版本部署 |
mySQL计算IP地址范围 |
|
上一篇文章 下一篇文章 查看所有文章 |
|
开发:
C++知识库
Java知识库
JavaScript
Python
PHP知识库
人工智能
区块链
大数据
移动开发
嵌入式
开发工具
数据结构与算法
开发测试
游戏开发
网络协议
系统运维
教程: HTML教程 CSS教程 JavaScript教程 Go语言教程 JQuery教程 VUE教程 VUE3教程 Bootstrap教程 SQL数据库教程 C语言教程 C++教程 Java教程 Python教程 Python3教程 C#教程 数码: 电脑 笔记本 显卡 显示器 固态硬盘 硬盘 耳机 手机 iphone vivo oppo 小米 华为 单反 装机 图拉丁 |
360图书馆 购物 三丰科技 阅读网 日历 万年历 2024年11日历 | -2024/11/25 20:15:27- |
|
网站联系: qq:121756557 email:121756557@qq.com IT数码 |